北京郵電大學(xué)世紀(jì)學(xué)院通信原理實(shí)訓(xùn)室
時(shí)間:2015-5-6 點(diǎn)擊:5096次
JH5001-4通信原理綜合實(shí)驗(yàn)系統(tǒng)
一,、 電路硬件平臺(tái)的基本組成
JH5001-4通信原理實(shí)驗(yàn)系統(tǒng)由函數(shù)信號源模塊、PCM/PAM模塊,、復(fù)接/解復(fù)接模塊,、線路編/解碼及鎖相環(huán)模塊、CVSD編/解碼模塊,、FPGA與DSP初始化模塊,、數(shù)字信號處理模塊、AD/DA與調(diào)制/解調(diào)模塊以及顯示控制模塊(人機(jī)界面)等9個(gè)基本功能模塊組成,,學(xué)生通過自行連接信號線貫通各基本模塊,,構(gòu)建完整的通信系統(tǒng),檢驗(yàn)和調(diào)整各個(gè)關(guān)鍵點(diǎn)的信號,,可大大加深對現(xiàn)代通信系統(tǒng)概念和結(jié)構(gòu)的理解,。
在本系統(tǒng)中,包含兩套不對稱的傳輸信道,,這樣做的目的是為了盡可能多的涵蓋通信傳輸系統(tǒng)各方面的技術(shù):
(1)主要體現(xiàn)無線信道傳輸技術(shù)的傳輸信道,,信號流程為:模擬函數(shù)信號源→CVSD話音編碼(或誤碼儀的碼型信號發(fā)生器)→數(shù)字調(diào)制→信道→數(shù)字解調(diào)→CVSD話音譯碼→示波器顯示(或誤碼儀的誤碼檢測器)。
(2)主要體現(xiàn)有線信道傳輸技術(shù)的信號支路,,信號流程為:模擬函數(shù)信號源→PCM話音編碼→信道復(fù)接→線路編碼(HDB3/CMI)→線路譯碼→信道解復(fù)接→PCM話音譯碼→示波器顯示,。
2,、JH5001-4主要包括的通信原理實(shí)驗(yàn)內(nèi)容:
1. PAM信源編/譯碼實(shí)驗(yàn)
2. PCM信源編/譯碼實(shí)驗(yàn)
3. ADPCM信源編/譯碼實(shí)驗(yàn)
4. CVSD信源編/譯碼實(shí)驗(yàn)
5. 漢明糾錯(cuò)編/譯碼通信系統(tǒng)綜合測試
6. 幀成形與幀傳輸實(shí)驗(yàn)
7. AMI/HDB3線路碼型變換原理實(shí)驗(yàn)
8. HDB3線路編碼通信系統(tǒng)綜合實(shí)驗(yàn)
9. CMI碼型變換原理實(shí)驗(yàn)
10. CMI線路編碼通信系統(tǒng)綜合實(shí)驗(yàn)
11. 二進(jìn)頻移鍵控FSK傳輸系統(tǒng)調(diào)制、解調(diào)實(shí)驗(yàn)及系統(tǒng)性能測試
12. 二進(jìn)相移鍵控BPSK傳輸系統(tǒng)調(diào)制,、解調(diào)實(shí)驗(yàn)及系統(tǒng)性能測試
13. 差分二進(jìn)制相移鍵控傳輸DBPSK系統(tǒng)的調(diào)制,、解調(diào)實(shí)驗(yàn)
14. 四相相移鍵控QPSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
15. 差分四相相移鍵控DQPSK傳輸系統(tǒng)的調(diào)制,、解調(diào)實(shí)驗(yàn)
16. 四相交錯(cuò)相移鍵控OQPSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
17. 最小頻移鍵控MSK傳輸系統(tǒng)的調(diào)制,、解調(diào)實(shí)驗(yàn)
18. 高斯最小頻移鍵控傳輸GMSK系統(tǒng)的調(diào)制,、解調(diào)實(shí)驗(yàn)
19. π/4差分四相相移鍵控π/4DQPSK傳輸系統(tǒng)調(diào)制,、解調(diào)實(shí)驗(yàn)
20. 模擬AM、FM傳輸系統(tǒng)的調(diào)制,、解調(diào)實(shí)驗(yàn)
21. 模擬鎖相環(huán)載波同步實(shí)驗(yàn)
22. 模擬鎖相環(huán)時(shí)鐘提取實(shí)驗(yàn)
23. 數(shù)字鎖相環(huán)位同步實(shí)驗(yàn)
24. 幀同步提取系統(tǒng)實(shí)驗(yàn)
25. RS422平衡數(shù)字傳輸接口實(shí)驗(yàn)
26. 通過FPGA或DSP的預(yù)留編程配置接口進(jìn)行二次開發(fā),,內(nèi)容主要包括:
⑴ 顯示控制模塊CPU(89C51系列)鍵盤掃描程序編制實(shí)驗(yàn)
⑵ CPU驅(qū)動(dòng)液晶顯示器的應(yīng)用實(shí)驗(yàn)
⑶ 顯示控制模塊中用戶操作界面的編程實(shí)驗(yàn)
⑷ 通過JTAG接口對DSP編程進(jìn)行DSP信號處理實(shí)驗(yàn)
⑸ 通過JTAG接口對FPGA編程進(jìn)行DDS波形生成實(shí)驗(yàn)
⑹ 通過JTAG接口對FPGA編程實(shí)現(xiàn)幀成形實(shí)驗(yàn)
⑺ 通過JTAG接口對FPGA編程實(shí)現(xiàn)幀同步實(shí)驗(yàn)
⑻ 通過JTAG接口對FPGA,、DSP進(jìn)行綜合編程實(shí)現(xiàn)AM(有能力還可延伸到QAM、CDMA等)調(diào)制/解調(diào)實(shí)驗(yàn)